Soirée des Grands Prix SEE 2025
📍 Lieu : Espace Hamelin, Paris📅 Dates : 8 décembre 2025⏰ Horaire : 16h30 La soirée des Grands Prix est…
Lire la suite
Conférence Sylvain Gigan – « Interaction de la lumière avec des milieux désordonnés : applications au calcul optique et à l’IA »
📍 Lieu : Espace Hamelin, Paris📅 Dates : 8 décembre 2025⏰ Horaire : 14h30 Dans le cadre de sa journée…
Lire la suite
Colloque historique et scientifique en hommage à André-Marie AMPÈRE
Lieu : Université Lumière Lyon 2 (Lyon) Dates : 10 et 11 décembre 2025 Horaire : 14h30 Inscription gratuite mais obligatoire Télécharger le…
Lire la suite
Derniers articles
ENSEIGNEMENT & RECHERCHE – REE 2025-3
Le classement de Shanghai marqué par la stabilité des universités françaises
Thales se lance dans le développement de la fusion nucléaire avec la startup GenF
DOSSIER – Exemples d’implémentation d’un processeur RISC-V sur un FPGA
Cette ressource, complément de la ressource L’émergence de l’architecture RISC-V [1] présente deux exemples d’implémentation d’un processeur RISC-V sur FPGA, en VHDL et Verilog, mettant en évidence la diversité des méthodes et langages permettant de le faire avec simplicité. Cette application pédagogique peut être menée avec des étudiants ayant déjà de bonnes connaissances en programmation des FPGA et en architecture des microprocesseurs. L’implémentation du processeur NEORV32 a été expérimentée par des étudiants de M2 (ENS Paris Saclay et M2 SETI de l’université Paris Saclay). Jacques-Olivier Klein propose une expérience similaire avec des étudiants de BUT 3 : https://github.com/JOKleinGe1/Module_Initiation_Riscv
DOSSIER – L’émergence de l’architecture RISC-V
Cette ressource présente l’architecture RISC-V, ses applications industrielles et l’intérêt qu’elle présente pour l’enseignement de l’informatique et l’introduction à la conception de circuits intégrés informatiques (co-design). Elle est suivie d’une seconde ressource présentant des exemples pratiques d’implémentation d’un cœur RISC-V sur un FPGA : « Exemples d’implémentation d’un processeur RISC-V sur un FPGA » [1].